LMK61PD0A2-SIAR

Texas Instruments
595-LMK61PD0A2-SIAR
LMK61PD0A2-SIAR

Mfr.:

Paglalarawan:
Clock Generators & Support Products +/-50 ppm ultra-low jitter pin selecta A A 595-LMK61PD0A2-SIAT

ECAD Model:
I-download ang libreng Library Loader para i-convert ang file na ito para sa iyong ECAD Tool. Matuto nang higit pa tungkol sa ECAD Model.

Availability

Stock:
Hindi Naka-stock
Lead-Time ng Pabrika:
6 (na) Linggo Tinatayang oras ng paggawa sa pabrika.
Minimum: 2500   Mga Multiple: 2500
Presyo ng Unit:
₱-.--
Ext. Presyo:
₱-.--
Est. Taripa:
LIBRENG Ipapadala ang Produktong Ito

Presyo (PHP)

Dami Presyo ng Unit
Ext. Presyo
Buo Reel (Mag-order sa multiple ng 2500)
₱631.62 ₱1,579,050.00

Alternatibong Packaging

Mfr. # ng Piyesa:
Packaging:
Reel, Cut Tape, MouseReel
Availability:
May Stock
Presyo:
₱1,055.02
Min:
1

Katulad na Produkto

Texas Instruments LMK61PD0A2-SIAT
Texas Instruments
Clock Generators & Support Products +/-50 ppm ultra-low jitter pin selecta A A 595-LMK61PD0A2-SIAR

Katangian ng Produkto Value ng Attribute Pumili ng Attribute
Texas Instruments
Kategorya ng Produkto: Mga Clock Generator at Mga Suportang Produkto
RoHS:  
LMK61PD0A2
Reel
Brand: Texas Instruments
Bansa ng Pag-assemble: Not Available
Bansa ng Diffusion: Not Available
Bansang Pinagmulan: Not Available
Maselan sa Moisture: Yes
Uri ng Produkto: Clock Generators
Dami ng Pack ng Pabrika: 2500
Subcategory: Clock & Timer ICs
Pangalang pangkalakal: PLLatinum
Nahanap na mga produkto:
Para maipakita ang mga katulad na produkto, pumili ng kahit na isang checkbox man lang
Pumili ng kahit isang checkbox sa itaas para magpakita ng katulad na produkto sa kategoryang ito.
Mga Piniling Attribute: 0

Kailangang i-enable ang JavaScript para gumana ito.

USHTS:
8542310030
ECCN:
EAR99

LMK61PD0A2 Low Jitter Differential Oscillators

Texas Instruments LMK61PD0A2 Ultra Low-Jitter Differential Oscillators are a PLLatinum™ pin selectable oscillator that generates commonly used reference clocks. The device is pre-programmed in the factory to support seven unique reference clock frequencies that can be selected by pin-strapping each of FS[1:0] to VDD, GND, or NC (no connect). The output format is selected between LVPECL, LVDS, or HCSL by pin-strapping OS to VDD, GND, or NC. Internal power conditioning provides excellent power supply ripple rejection (PSRR), reducing the cost and complexity of the power delivery network. The device operates from a single 3.3V ± 5% supply.