SN74LV2T74PWR

Texas Instruments
595-SN74LV2T74PWR
SN74LV2T74PWR

Mfr.:

Paglalarawan:
Flip Flops 1.8-V to 5.5-V singl e power supply dual

ECAD Model:
I-download ang libreng Library Loader para i-convert ang file na ito para sa iyong ECAD Tool. Matuto nang higit pa tungkol sa ECAD Model.

May Stock: 2,905

Stock:
2,905 Maaaring Ipadala Agad
Lead-Time ng Pabrika:
6 (na) Linggo Tinatayang oras ng paggawa sa pabrika para sa mga bilang na mas marami kaysa ipinakita.
Minimum: 1   Mga Multiple: 1
Presyo ng Unit:
₱-.--
Ext. Presyo:
₱-.--
Est. Taripa:
Packaging:
Buo Reel (Mag-order sa multiple ng 3000)

Presyo (PHP)

Dami Presyo ng Unit
Ext. Presyo
Cut Tape / MouseReel™
₱26.10 ₱26.10
₱18.10 ₱181.00
₱16.18 ₱404.50
₱14.04 ₱1,404.00
₱12.99 ₱3,247.50
₱12.41 ₱6,205.00
₱11.89 ₱11,890.00
Buo Reel (Mag-order sa multiple ng 3000)
₱11.19 ₱33,570.00
₱10.90 ₱65,400.00
† ₱350.00 Idaragdag at kakalkulahin sa iyong shopping cart ang bayarin sa MouseReel™ Hindi makakansela at maisasauli ang mga order na MouseReel™

Katangian ng Produkto Value ng Attribute Pumili ng Attribute
Texas Instruments
Kategorya ng Produkto: Mga Flip Flop
RoHS:  
LV
TSSOP-14
CMOS
1.6 V
5.5 V
SMD/SMT
- 40 C
+ 125 C
Reel
Cut Tape
MouseReel
Brand: Texas Instruments
Bansa ng Pag-assemble: Not Available
Bansa ng Diffusion: Not Available
Bansang Pinagmulan: CN
Dami ng Input Line: 2 Input
Dami ng Output Line: 2 Output
Uri ng Produkto: Flip Flops
Series: SN74LV2T74
Dami ng Pack ng Pabrika: 3000
Subcategory: Logic ICs
Nahanap na mga produkto:
Para maipakita ang mga katulad na produkto, pumili ng kahit na isang checkbox man lang
Pumili ng kahit isang checkbox sa itaas para magpakita ng katulad na produkto sa kategoryang ito.
Mga Piniling Attribute: 0

Kailangang i-enable ang JavaScript para gumana ito.

CAHTS:
8542390000
USHTS:
8542390090
TARIC:
8542319000
MXHTS:
8542399999
ECCN:
EAR99

SN74LV2T74/SN74LV2T74-Q1 Dual D-Type Flip-Flop

Texas Instruments SN74LV2T74/SN74LV2T74-Q1 Dual D-Type Flip-Flops contain two independent D-type positive-edge-triggered flip-flops. A low level at the preset (PRE) input sets the output high. A low level at the clear (CLR) input resets the output low. Preset and clear functions are asynchronous and not dependent on the levels of the other inputs. When PRE and CLR are inactive (high), data at the data (D) input meeting the setup time requirements is transferred to the outputs (Q, Q) on the positive-going edge of the clock (CLK) pulse. Clock triggering occurs at a voltage level and is not directly related to the rise time of the input clock (CLK) signal. Following the hold-time interval, data at the data (D) input can be changed without affecting the levels at the outputs (Q, Q). The output level is referenced to the supply voltage (VCC) and supports 1.8V, 2.5V, 3.3V, and 5V CMOS levels.